Texas Instruments PCI2050BIDVG4 PCI到PCI桥接器在以66MHz的最大总线频率工作的两个外围组件互连(PCI)总线之间提供了高性能连接路径。事务发生在一条PCI总线上的主机和另一条PCI母线上的目标之间,PCI2050BIDVG4桥允许桥接事务在两条总线上同时发生。桥接器支持突发模式传输以最大化数据吞吐量,通过桥接器的两条总线通信路径独立运行。
PCI2050BIDVG4桥接器符合PCI本地总线规范,可用于通过创建分层总线来克服每个PCI总线10个设备和每个扩展插槽一个PCI设备的电气负载限制。PCI2050BIDVG4为多达九个辅助总线主控器提供两层内部仲裁,并可通过外部总线仲裁器实现。
CompactPCI™?热插拔扩展PCI功能使PCI2050BIDVG4桥接器成为多功能紧凑型PCI卡和使单功能卡适应热插拔兼容性的理想解决方案。
PCI2050BIDVG4网桥符合PCI到PCI网桥规范(修订版1.1)。PCI2050BPDVG4网桥提供PCI总线电源管理接口规范(修订版本1.1)的兼容性。PCI2050B IPDVG4网桥的设计旨在引领行业节能和数据吞吐量。先进的CMOS工艺实现了低系统功耗,同时以高达66MHz的PCI时钟速率工作。
特色
- 两条32位、66 MHz PCI总线
- 3.3-V核心逻辑,具有与3.3-V和5-V PCI信令环境兼容的通用PCI接口
- 内部两层仲裁,最多可用于九个辅助总线主控器,并支持外部辅助总线仲裁器
- 十个辅助PCI时钟输出
- 每个方向的独立读写缓冲区
- 采用流水线结构的突发数据传输,最大限度地提高两个方向的数据吞吐量
- 支持写合并以提高数据吞吐量
- 双向最多三笔延迟交易
- 仅支持从一条总线到另一条总线的四个PCI时钟的帧到帧延迟
- 总线锁定传播
- 根据PCI本地总线规范的可预测延迟
- PCI总线电源管理接口规范的可配置架构
- CompactPCI热插拔功能
- 重置期间二次总线被驱动为低电平
- VGA/调色板内存和I/O解码选项
- 先进的亚微米、低功耗CMOS技术
- 208端子PDV、208端子PPM或257端子MicroStar BGA?包裹