Tsi721将PCIe转换为RapidIO,反之亦然,并提供20 Gbaud的全线路速率桥接。使用Tsi721设计人员可以开发利用RapidIO的对等网络性能的异构系统,同时使用仅支持PCIe的多处理器集群。使用Tsi721,无需处理器参与就可以使用Tsi722的全速率块DMA+消息传递引擎来执行需要大量数据高效传输的应用程序。
了解更多信息:
特色
- x4 PCIe V2.1至x4 S-RIO V2.1
- 单端口:x4、x2或x1支持
- 1.25、2.5、3.125和5 Gbaud支持
- 多个DMA和消息通道/引擎,每个都能够支持完整的20 Gbaud I/O
- 每个DMA和消息通道的8KB数据包缓冲
- 64字节或更大数据包的20 Baud线速率性能,最大TLP有效负载256字节,最大块DMA 64 Mbyte
- 用于事务映射的PCI Express非透明桥接
- 车道反转
- PCI Express的自动极性反转
- 典型功率2W
- 伸展支撑:2个连接器上60 cm
- 100、125、156.25 MHz S-RIO和PCIe端点兼容时钟选项
- JTAG 1149.1和1149.6
- 13x13毫米FCBGA
- 工业和商业选择