特色
- 低功耗3.3V CMOS技术,具有5V耐受数字输入
- 与Le79Q02/021/031 QSLAC设备兼容的软件和系数
- 执行四个编解码器/过滤器的功能
- 可编程软件:
- SLIC设备输入阻抗
- Transhybrid天平
- 发射和接收增益
- 均衡(频率响应)
- 数字I/O引脚
- 一个输入上的可编程去抖动
- 时隙分配器
- 可编程时钟槽和PCM传输时钟边沿选项
- 标准微处理器接口
- A律、µ律或线性编码
- 单或双PCM端口可用
- 每个PCM端口最多128个信道(PCLK,8.192 MHz)
- PCM公路上的可选监管
- 源自MCLK或PCLK的1.536、1.544、2.048、3.072、3.088、4.096、6.144、6.17或8.192 MHz主时钟
- 内置测试模式,具有环回、音调生成和对PCM数据的0P访问
- 混合状态(模拟和数字)阻抗缩放
- 在12 dB增益范围内保证性能
- 带中断的实时数据寄存器(漏极开路或TTL输出)
- 支持多路SLIC设备输出
- 广播状态
- 256 kHz或293 kHz斩波时钟,用于带开关调节器的SLIC设备
- V.90调制解调器的最大信道带宽
应用
- 电话交换线路卡上的编解码器功能