•RASIO 3G高速串行入口和出口链路。
•低功耗1.2 V CMOS核心逻辑,具有2.5V数字输出和3.3V耐受2.5V数字输入。•1152引脚FCBGA,35 x 35 mm。•由155.52 MHz参考时钟驱动。
•为边界扫描板测试提供标准五信号IEEE 1149.1 JTAG测试端口。
•提供用于配置、控制和状态监控的通用16位微处理器总线接口。
•启用和激活2.488 Gbit/s的所有功能和链路时的23 W典型功耗。
特色
•使用STS-1/AU-3交换粒度实现240G内存交换结构。
•96个入口和96个出口STS48/STS-12端口,用于单个设备中最多4608个STS-1/AU-3流。
•支持240G的单级选播切换容量。
交换机端口配置
•每个端口可单独配置为2.488Gbit/s或622Mbit/s操作。端口的入口和出口链路可以单独配置。
•可选地在帧外的入口链路上插入AIS。
•支持基于每个出口端口和每个出口粒度的未装备覆盖和路径AIS覆盖。
•实施ESSI帧层TOH处理和测试
•支持24组端口的传输开销处理。
•TOH提取时钟和数据接口,能够提取每个入口端口的一组TOH字节。要提取的字节的选择由用户根据每个24端口组进行编程。
•TOH插入时钟和数据接口能够覆盖每个出口端口的一组TOH字节。要覆盖的字节的选择由用户根据每个24端口组进行编程
应用
•SDH/SONET管理
•MSPP
•终端复用器
•数字交叉连接