ispPAC10由四个称为PACblock的可编程模拟宏单元组成,每个宏单元模拟运算放大器、电阻器和电容器的集合。无需外部组件,它可灵活实现基本模拟功能,如精密滤波、求和/差分、增益/衰减和积分。每个PAC块包含一个求和放大器、两个差分输入仪表放大器和一组反馈电容器。电容器与固定值反馈元件相结合,在10kHz至100kHz之间提供120多个可编程极,绝对精度为5.0%。可变增益输入仪表放大器可以以±1和±10之间的整数步长编程任何PAC块增益。通过彼此组合地配置额外的PAC块以实现各种电路功能,来执行更复杂的信号处理功能。
ispPAC10架构从输入到输出完全不同。与单端I/O相比,这有效地将动态范围加倍。它还提供了关于诸如输入共模抑制(CMR)和总谐波失真(THD)等规范的改进的性能。
通过知道差分输入或输出引脚上的信号极值来确定差分峰值电压。例如,如果V(+)等于4V,V(-)等于1V,则差分电压定义为V(+)-V(-)=Vdiff,或4V-1V=+3V。由于任一极性都可以存在于差分I/O引脚上,因此也可能存在相反的极端,这意味着当V(+)等于1V且V(-)等于4V时,差分电压现在为1V-4V=-3V。为了计算差分峰值峰值电压或全信号摆动,计算两个极端Vdiff之间的绝对差值。使用前面的示例将导致|(+3V)-(-3V)|=6V。可以立即看出,真正的差分信号导致可用动态范围加倍。有关此和其他差分电路优点的更多说明,请参阅应用注释AN6019。
输入极性是可编程的,不会影响输入阻抗或动态性能,因为除了路由到输入放大器之外,不会进行任何内部更改。通过根据需要使用一个输入和/或一个输出引脚,并调整增益设置以实现期望的输出电平,可以实现单端操作。ispPAC10在单个5V电源上运行,并包括一个产生2.5V的内部参考。该参考可通过电压共模参考或VREFOUT引脚(引脚22)从外部获得。无论输入共模电平如何,输出共模电压始终参考2.5V。然而,如果需要,可以使用外部供电电压代替VREFOUT。该可选共模输出电压(VCM)必须由用户通过CMVIN输入引脚(引脚19)提供。唯一的限制是该参考电压必须在1.25V和3.25V之间。当存在外部电压时,必须根据每个PAC块对ispPAC10进行编程,以使用外部参考而不是内部2.5V。
配置ispPAC10是使用基于Windows的设计环境PAC Designer完成的。PAC Designer包括一个AC模拟器,用于编程前的设计验证。用户可以随时使用ispDOWNLOAD从PC的并行端口直接通过符合IEEE标准1149.1(JTAG)的串行端口将设计下载到ispPAC10™ 缆绳一旦下载,电路拓扑和元件值存储在ispPAC10上的非易失性数字E2CMOS单元中,无需任何外部编程电压。
特色
•系统内可编程(ISP™) 模拟电路
-四个仪表放大器增益/衰减级
-信号求和(最多4个输入)
-精密有源滤波(10kHz至100kHz)
-配置不需要外部组件
-非易失性E2 CMOS®单元(10000次循环)
-IEEE 1149.1 JTAG串行端口编程
•四个线性元素构建块
-可编程增益范围(0dB至80dB)
-带宽550kHz(G=1)、330kHz(G=10)
-低失真(THD<-74dB最大@10kHz)
-自动校准输入偏置电压
•真差输入/输出(±3V范围)
-高CMR(69dB)仪表放大器输入
-2.5V片上共模参考
-四个轨间电压输出
•28针塑料浸渍或SOIC封装
-单电源5V操作
应用
-单+5V电源信号调节
-有源滤波器、增益级、求和块
-模拟前端,12位数据采集。系统
-传感器信号调节
(图片:引出线)