ispPAC30是使用10至12位ADC的数据采集应用的完整前端解决方案。它提供多个单端或差分信号输入、多路复用、精确增益、偏移调整、滤波和比较功能。它还具有到任何输入单元的输入或输出的完全可路由性,然后从任何输入单元到两个输出放大器的任一求和节点。设计人员使用PAC Designer®(一种易于使用、与Microsoft Windows®兼容的开发工具)配置ispPAC30并验证其性能。使用PC并行端口I/O操作支持设备编程。
特色
■ 灵活的接口和编程控制
•全配置能力,SPI或JTAG模式
•使用SRAM寄存器进行无限设备更新
•E2 CMOS®,用于非易失性配置存储
•实时微控制器配置/控制
■ 四个输入仪表放大器(IA)
•高阻抗:差分或单端
•0V至2.8V,可编程增益(±1至±10)
•双多路复用器(引脚或串行端口控制)
•易于连接到现有系统电路
■ 两个可配置的轨对轨输出电流
•单端,0V至5V输出摆动
•增益带宽产品>15MHz
•放大器、滤波器、积分器或比较器模式
•7个滤波器频率(50kHz至600kHz)
■ 两个4象限8位乘法DAC
•用作乘法器时的全带宽
•以信号为输入的精度增益(<0.01步)
•使用内部Vref的精度偏移(在7个范围内)
■ 模拟输入/求和路由池
•将所有I/O路由到任何IA或MDAC
•任何IA/MDAC与任一输出放大器相加
•可能有或无反馈的电路
•可布线以保持引脚位置关系
■ 其他产品功能
•单电源(+5V)操作
•精确电压参考输出(2.5V)
•µW功耗的断电
•自动校准内部偏移
•提供28引脚PDIP或24引脚SOIC
■ 应用
•可重构或自适应信号调节
•大多数A/D转换器的模拟前端
•可编程模拟信号控制回路
•精密可编程增益放大器
•全配置能力,SPI或JTAG模式
•使用SRAM寄存器进行无限设备更新
•E2 CMOS®,用于非易失性配置存储
•实时微控制器配置/控制
■ 四个输入仪表放大器(IA)
•高阻抗:差分或单端
•0V至2.8V,可编程增益(±1至±10)
•双多路复用器(引脚或串行端口控制)
•易于连接到现有系统电路
■ 两个可配置的轨对轨输出电流
•单端,0V至5V输出摆动
•增益带宽产品>15MHz
•放大器、滤波器、积分器或比较器模式
•7个滤波器频率(50kHz至600kHz)
■ 两个4象限8位乘法DAC
•用作乘法器时的全带宽
•以信号为输入的精度增益(<0.01步)
•使用内部Vref的精度偏移(在7个范围内)
■ 模拟输入/求和路由池
•将所有I/O路由到任何IA或MDAC
•任何IA/MDAC与任一输出放大器相加
•可能有或无反馈的电路
•可布线以保持引脚位置关系
■ 其他产品功能
•单电源(+5V)操作
•精确电压参考输出(2.5V)
•µW功耗的断电
•自动校准内部偏移
•提供28引脚PDIP或24引脚SOIC
■ 应用
•可重构或自适应信号调节
•大多数A/D转换器的模拟前端
•可编程模拟信号控制回路
•精密可编程增益放大器
(图片:引出线)