这些八进制缓冲器和线路驱动器专门为低电压(3.3V)VCC操作而设计,但具有向5V系统环境提供TTL接口的能力。
'LVTH244A设备被组织为两个4位线路驱动器,具有单独的输出启用(OE)\输入。当OE\低时,设备将数据从A输入传递到Y输出。当OE\高时,输出处于高阻抗状态。
为确保通电或断电期间的高阻抗状态,OE\应通过上拉电阻器连接到VCC;电阻器的最小值由驱动器的电流吸收能力确定。
提供有源总线保持电路以将未使用或浮动数据输入保持在有效逻辑电平。不建议在总线保持电路中使用上拉或下拉电阻器。
这些设备完全指定用于使用Ioff和通电3状态的热插拔应用。Ioff电路禁用输出,防止设备断电时损坏电流回流。加电三态电路在加电和断电期间将输出置于高阻抗状态,从而防止驱动器冲突。
特色
- 支持混合模式信号操作(5V输入和输出电压,3.3V VCC)
- VCC=3.3 V,TA=25°C时,典型VOLP(输出接地弹跳)<0.8 V
- 支持低至2.7 V的无调节电池操作
- 关闭和通电3状态支持热插拔
- 总线保持数据输入无需外部上拉/下拉电阻器
- 根据JESD 17,锁存性能超过500 mA
- ESD保护超过JESD 22
- 2000-V人体模型(A114-A)
- 200-V机器型号(A115-A)
这些八进制缓冲器和线路驱动器专门为低电压(3.3V)VCC操作而设计,但具有向5V系统环境提供TTL接口的能力。
'LVTH244A设备被组织为两个4位线路驱动器,具有单独的输出启用(OE)\输入。当OE\低时,设备将数据从A输入传递到Y输出。当OE\高时,输出处于高阻抗状态。
为确保通电或断电期间的高阻抗状态,OE\应通过上拉电阻器连接到VCC;电阻器的最小值由驱动器的电流吸收能力确定。
提供有源总线保持电路以将未使用或浮动数据输入保持在有效逻辑电平。不建议在总线保持电路中使用上拉或下拉电阻器。
这些设备完全指定用于使用Ioff和通电3状态的热插拔应用。Ioff电路禁用输出,防止设备断电时损坏电流回流。加电三态电路在加电和断电期间将输出置于高阻抗状态,从而防止驱动器冲突。