这些八进制缓冲器和线路驱动器专门设计用于提高三态存储器地址驱动器、时钟驱动器以及面向总线的接收器和发射器的性能和密度。
ACT240设备被组织为两个4位缓冲器/驱动器,具有单独的输出启用(OE)\输入。当(OE)\为低时,设备将反相数据从A输入传递到Y输出。当(OE)\为高时,输出处于高阻抗状态。
为确保通电或断电期间的高阻抗状态,(OE)应通过上拉电阻器连接到VCC;电阻器的最小值由驱动器的电流吸收能力确定。
特色
- 4.5V至5.5V VCC操作
- 输入接受电压为5.5 V
- 5 V时的最大tpd为8.5 ns
- 输入TTL兼容