此八进制注册收发器设计用于1.65V至3.6V VCC操作。
SN74LVC543ADBR包含两组D型锁存器,用于临时存储沿任一方向流动的数据。为每个寄存器提供单独的锁存使能(LEAB\或LEBA\)和输出使能(OEAB\或OEBA\)输入,以允许在数据流的任一方向上进行独立控制。
A-to-B使能(CEAB)输入必须为低,才能从A输入数据或从B输出数据。如果CEAB\为低且LEAB\为低,则A-to-B锁存器是透明的;LEAB随后的低到高转换将a锁存器置于存储模式。当CEAB\和OEAB\均为低电平时,3态B输出激活,并反映A锁存器输出端的数据。B到A的数据流与A到B的数据流相似,但使用CEBA\、LEBA\和OEBA\。
此设备完全指定用于使用Ioff的部分断电应用。Ioff电路禁用输出,防止设备断电时电流回流。
为确保通电或断电期间的高阻抗状态,OE\应通过上拉电阻器连接到VCC;电阻器的最小值由驱动器的电流吸收能力确定。
输入可由3.3V或5V设备驱动。此功能允许在混合3.3-V/5-V系统环境中使用这些设备作为翻译器。
特色
- 工作电压为1.65 V至3.6 V
- 输入接受电压为5.5 V
- 3.3 V时最大tpd为7 ns
- VCC=3.3 V,TA=25°C时,典型VOLP(输出接地弹跳)<0.8 V
- VCC=3.3 V,TA=25°C时,典型VOHV(输出VOH下冲)>2 V
- 支持所有端口上的混合模式信号操作(5V输入/输出电压,3.3V VCC)
- Ioff支持部分断电模式操作
- 根据JESD 17,锁存性能超过250 mA
此八进制注册收发器设计用于1.65V至3.6V VCC操作。
SN74LVC543A包含两组D型锁存器,用于临时存储沿任一方向流动的数据。为每个寄存器提供单独的锁存使能(LEAB\或LEBA\)和输出使能(OEAB\或OEBA\)输入,以允许在数据流的任一方向上进行独立控制。
A-to-B使能(CEAB)输入必须为低,才能从A输入数据或从B输出数据。如果CEAB\为低且LEAB\为低,则A-to-B锁存器是透明的;LEAB随后的低到高转换将a锁存器置于存储模式。当CEAB\和OEAB\均为低电平时,3态B输出激活,并反映A锁存器输出端的数据。B到A的数据流与A到B的数据流相似,但使用CEBA\、LEBA\和OEBA\。
此设备完全指定用于使用Ioff的部分断电应用。Ioff电路禁用输出,防止设备断电时电流回流。
为确保通电或断电期间的高阻抗状态,OE\应通过上拉电阻器连接到VCC;电阻器的最小值由驱动器的电流吸收能力确定。
输入可由3.3V或5V设备驱动。此功能允许在混合3.3-V/5-V系统环境中使用这些设备作为翻译器。