CD4502BE由六个具有三态输出的反相器/缓冲器组成。输出禁用输入上的逻辑“1”在所有六个输出中产生高阻抗状态。该特性允许输出的公共总线,从而简化了系统设计。如果OUTPUT DISABLE(输出禁用)输入为逻辑“0”,则INHIBIT(禁止)输入上的逻辑“1”将所有六个输出切换到逻辑“0)。该设备能够驱动两个标准TTL负载,相当于JEDEC“B”系列IOL标准的六倍。
CD4502BE型以16引线密封双列直插式陶瓷封装(F3A后缀)、16引线双列直插塑料封装(E后缀)、十六引线小外形封装(NSR后缀)和十六引线薄收缩小外形封装件(PW和PWR后缀)提供。
特色
- 2 TTL负载输出驱动能力
- 三态输出
- 公共输出禁用控制
- 抑制控制
- 在20 V时100%测试静态电流
- 5-V、10-V和15-V参数额定值
- 在整个封装温度范围内,18 V时的最大输入电流为1μA;18 V和25°C时为100 nA
- 符合JEDEC第13B号暂定标准“‘B’系列CMOS器件描述标准规范”的所有要求
- 噪声裕度(全封装温度范围)=VDD时1 V=5 V VDD时2 V=10 V VDD=15 V时2.5 V
- 应用:
- 用于将IC与数据总线连接的三态十六进制反相器
- COS/MOS到TTL十六进制缓冲器