SN54LVCH244A八进制缓冲器/线路驱动器设计用于2.7V至3.6V VCC操作,SN74LVCH244ADB八进制缓冲器和线路驱动器设计为1.65-V至3.6-V VCC操作。
这些设备被组织为两个具有独立输出使能(OE)输入的4位线驱动器。当OE低时,这些设备将数据从A输入传递到Y输出。当OE高时,输出处于高阻抗状态。
有源总线保持电路将未使用或未驱动的输入保持在有效逻辑状态。不建议在总线保持电路中使用上拉或下拉电阻器。
输入可由3.3V或5V设备驱动。此功能允许在混合3.3-V/5-V系统环境中使用这些设备作为翻译器。
这些设备完全指定用于使用Ioff的部分断电应用。Ioff电路禁用输出,防止设备断电时损坏电流回流。
为确保通电或断电期间的高阻抗状态,OE应通过上拉电阻器连接到VCC;电阻器的最小值由驱动器的电流吸收能力确定。
特色
- 在1.65 V至3.6 V范围内工作
- 输入接受电压为5.5 V
- 3.3 V时的最大tpd为5.9 ns
- VCC=3.3 V,TA=25°C时,典型VOLP(输出接地弹跳)<0.8 V
- VCC=3.3 V,TA=25°C时,典型VOHV(输出VOH下冲)>2 V
- 支持所有端口上的混合模式信号操作(5V输入/输出电压,3.3V VCC)
- Ioff支持部分断电模式操作
- 总线保持数据输入无需外部上拉/下拉电阻器
- 根据JESD 17,锁存性能超过250 mA
- ESD保护超过JESD 22
- 2000-V人体模型(A114-A)
- 200-V机器型号(A115-A)
- 1000V带电装置型号(C101)