92FCT543T八进制锁存收发器包含两组八个D型锁存器,每组具有单独的锁存启用(LEAB、LEBA)和输出启用(OEAB、OEBA)输入,以允许在数据流的任一方向上独立控制输入和输出。例如,对于从A到B的数据流,A到B启用(CEAB\)输入必须为低,以便从A输入数据或从B获取数据,如功能表所示。在CEAB\低的情况下,a到B锁存器启用(LEAB\)输入上的低信号使a到B的锁存器透明;LEAB\信号随后的低到高转变将a锁存器置于存储模式,其输出不再随a输入而改变。CEAB\和OEAB\低时,3态B输出缓冲器激活,并反映A锁存器输出处的数据。从B到A的数据控制类似,但使用CEBA\、LEBA\和OEBA\输入。
这些设备完全指定用于使用Ioff的部分断电应用。Ioff电路禁用输出,防止设备断电时电流回流。
特色
- 功能、引脚和驱动器与FCT和F逻辑兼容
- 等效FCT功能的降低VOH(通常=3.3 V)版本
- 显著改善噪声特性的边缘速率控制电路
- Ioff支持部分断电模式操作
- 匹配的上升和下降时间
- 与TTL输入和输出逻辑电平完全兼容
- 三态输出
- ESD保护超过JESD 22
- 2000-V人体模型(A114-A)
- 200-V机器型号(A115-A)
- 1000V带电装置型号(C101)
- 每个方向数据流的分离控制
- 背对背存储锁
- 周期54fct543t
- 48 mA输出吸收电流
- 12 mA输出源电流
- 周期74fct543t
- 64 mA输出吸收电流
- 32 mA输出源电流
92FCT543T八进制锁存收发器包含两组八个D型锁存器,每组具有单独的锁存启用(LEAB、LEBA)和输出启用(OEAB、OEBA)输入,以允许在数据流的任一方向上独立控制输入和输出。例如,对于从A到B的数据流,A到B启用(CEAB\)输入必须为低,以便从A输入数据或从B获取数据,如功能表所示。在CEAB\低的情况下,a到B锁存器启用(LEAB\)输入上的低信号使a到B的锁存器透明;LEAB\信号随后的低到高转变将a锁存器置于存储模式,其输出不再随a输入而改变。CEAB\和OEAB\低时,3态B输出缓冲器激活,并反映A锁存器输出处的数据。从B到A的数据控制类似,但使用CEBA\、LEBA\和OEBA\输入。
这些设备完全指定用于使用Ioff的部分断电应用。Ioff电路禁用输出,防止设备断电时电流回流。