CD74HC652和CD74HCT652M三态八进制总线收发器/寄存器使用硅门CMOS技术,以标准CMOS集成电路的低功耗实现与LSTL类似的操作速度。CD74HC652和CD74HCT652M具有非反相输出。这些设备由总线收发信机电路、D型触发器和控制电路组成,这些电路用于直接从数据总线或从内部存储寄存器多路传输数据。输出启用OEAB和OEBA用于控制收发器功能。提供SAB和SBA控制引脚以选择是传输实时数据还是存储数据。用于选择控制的电路将消除在存储数据和实时数据之间转换期间多路复用器中出现的典型解码故障。低输入电平选择实时数据,高输入电平选择存储的数据。以下示例演示了可以使用八进制总线收发器和寄存器执行的四个基本总线管理功能。
无论控制引脚的选择如何,A或B数据总线或两者上的数据都可以通过适当时钟引脚(CAB或CBA)处的低到高转换存储在内部D触发器中。当SAB和SBA处于实时传输模式时,通过同时启用OEAB和OEBA,也可以在不使用D型触发器的情况下存储数据。在这种配置中,每个输出都会加强其输入。因此,当两组总线的所有其他数据源处于高阻抗时,每组总线将保持在其最后状态。
特色
- CD74HC652、CD74HCT652。非反转
- A和B总线的独立寄存器
- 三态输出
- 驱动15个LSTL负载
- VCC=5V,CL=15pF时,典型传播延迟=12ns
- 扇出(超出温度范围)
- 标准输出。10 LSTTL荷载
- 总线驱动器输出。15 LSTL荷载
- 宽工作温度范围-55°C至125°C
- 平衡传播延迟和过渡时间
- 与LSTL逻辑IC相比,显著降低了功耗
- 替代来源为飞利浦
- HC类型
- 2V至6V操作
- 高噪声抗扰度:在VCC=5V时,NIL=30%,NIH=VCC的30%
- HCT类型
- 4.5V至5.5V操作
- 直接LSTL输入逻辑兼容性,VIL=0.8V(最大值),VIH=2V(最小值)
- CMOS输入兼容性,在VOL、VOH时Il≤1μA