该总线缓冲器专为低电压(3.3V)VCC操作而设计,但具有向5V系统环境提供TTL接口的能力。
SN74LVT125DR具有具有3态输出的独立线路驱动器。当相关的输出使能(OE)\输入为高时,每个输出都处于高阻抗状态。
有源总线保持电路将未使用或未驱动的输入保持在有效逻辑状态。不建议在总线保持电路中使用上拉或下拉电阻器。
此设备完全指定用于使用Ioff的部分断电应用。Ioffcircuits禁用输出,防止设备断电时损坏电流回流。
为确保通电或断电期间的高阻抗状态,OE应通过一个低电阻连接到VCC;电阻器的最小值由驱动器的电流吸收能力确定。
特色
- 支持混合模式信号操作(5V输入和输出电压,3.3V VCC)
- 支持低至2.7 V的无调节电池操作
- VCC=3.3 V,TA=25°C时,典型VOLP(输出接地弹跳)<0.8 V
- Ioff支持部分断电模式操作
- 总线保持数据输入无需外部上拉电阻器
- 根据JEDEC标准JESD-17,锁存性能超过500 mA
- ESD保护超过JESD 22
- 2000-V人体模型(A114-A)
- 200-V机器型号(A115-A)