从Harris Semiconductor获得的数据表
描述‘HC40103和CD74HCT40103M采用高速硅门技术制造,由一个8级同步递减计数器组成,当内部计数为零时,该计数器具有一个激活的单输出。40103包含一个8位二进制计数器。每个计数器都有控制输入,用于启用或禁用时钟,将计数器清零到其最大计数,以及同步或异步地预置计数器。所有控制输入和TC\输出均为低逻辑有效。
在正常操作中,计数器在时钟(CP)的每一个正转变时递减一个计数。当TE输入为高时,计数被禁止。如果TE输入为低,则当计数达到零时,TC输出变低,并在一个完整的时钟周期内保持低。
当PE\输入为低电平时,无论TE\输入的状态如何,P0-P7输入的数据都会在下一个正时钟转换时被计时到计数器中。当PL\输入为低电平时,P0-P7输入处的数据被异步强制进入计数器,而不管PE\、TE\或CLOCK输入的状态如何。输入P0-P7表示40103的单个8位二进制字。当MR输入为低时,计数器被异步清除到其最大计数25510,而与任何其他输入的状态无关。控制输入之间的优先级关系显示在真值表中。
如果除TE\外的所有控制输入在零计数时为高,计数器将跳到最大计数,给出10016或25610时钟脉冲长的计数序列。
40103可以使用TE输入和TC输出级联,以同步或纹波模式。这些电路具有通常与CMOS电路相关的低功耗,但具有与低功耗肖特基TTL电路相当的速度,可以驱动多达10个LSTL负载。
特色
- 同步或异步预设
- 可在同步或纹波模式下级联
- 扇出(超出温度范围)
- 标准输出。10 LSTTL荷载
- 总线驱动器输出。15 LSTL荷载
- 宽工作温度范围…–55°C至125°C
- 平衡传播延迟和过渡时间
- 与LSTL逻辑IC相比,显著降低了功耗
- HC类型
- 2V至6V操作
- 高噪声抗扰度:在VCC=5V时,NIL=30%,NIH=VCC的30%
- HCT类型
- 4.5V至5.5V操作
- 直接LSTL输入逻辑兼容性,VIL=0.8V(最大值),VIH=2V(最小值)
- CMOS输入兼容性,VOL、VOH时的Il1μA
从Harris Semiconductor获得的数据表
描述‘HC40103和CD74HCT40103采用高速硅门技术制造,由一个8级同步递减计数器组成,当内部计数为零时,该计数器具有一个激活的单输出。40103包含一个8位二进制计数器。每个计数器都有控制输入,用于启用或禁用时钟,将计数器清零到其最大计数,以及同步或异步地预置计数器。所有控制输入和TC\输出均为低逻辑有效。
在正常操作中,计数器在时钟(CP)的每一个正转变时递减一个计数。当TE输入为高时,计数被禁止。如果TE输入为低,则当计数达到零时,TC输出变低,并在一个完整的时钟周期内保持低。
当PE\输入为低电平时,无论TE\输入的状态如何,P0-P7输入的数据都会在下一个正时钟转换时被计时到计数器中。当PL\输入为低电平时,P0-P7输入处的数据被异步强制进入计数器,而不管PE\、TE\或CLOCK输入的状态如何。输入P0-P7表示40103的单个8位二进制字。当MR输入为低时,计数器被异步清除到其最大计数25510,而与任何其他输入的状态无关。控制输入之间的优先级关系显示在真值表中。
如果除TE\外的所有控制输入在零计数时为高,计数器将跳到最大计数,给出10016或25610时钟脉冲长的计数序列。
40103可以使用TE输入和TC输出级联,以同步或纹波模式。这些电路具有通常与CMOS电路相关的低功耗,但具有与低功耗肖特基TTL电路相当的速度,可以驱动多达10个LSTL负载。