CD4029BPWR由四级二进制或BCD十进制递增/递减计数器组成,在两种计数模式下都提供超前进位。输入由单个时钟、进位输入(时钟启用)、二进制/十进制、向上/向下、预设启用组成,并提供四个单独的JAN信号Q1、Q2、Q3、Q4和进位输出信号作为输出。
高PRESET ENABLE信号允许JAM INPUTS上的信息与时钟异步地将计数器预设为任何状态。当PRESET-ENABLE信号为高时,每条JAM线上的低电平将计数器重置为零计数。当CARRY-IN\和PRESET ENABLEE信号为低时,计数器在时钟正转变时前进一个计数。当CARRY-IN\或PRESET ENABLE(预设启用)信号高时,前进被禁止。CARRY-OUT\信号通常为高电平,如果CARRY-in\信号为低电平,则当计数器在UP模式下达到最大计数或在DOWN模式下达到最小计数时,该信号变为低电平。因此,处于低状态的CARRY-IN\信号可被视为时钟启用\。不使用时,CARRY-IN\端子必须连接到VSS。
当二进制/十进制输入为高时,二进制计数完成;当二进制/十进制输入为低时,计数器在十进制模式下计数。当up/DOWN输入为高时,计数器向上计数,当up/DDOWN输入为低时,计数器向下计数。如图17所示,多个封装可以以并行时钟或波纹时钟方式连接。
并行时钟提供同步控制,因此所有计数输出的响应更快。纹波时钟允许更长的时钟输入上升和下降时间。
CD4029B系列型号提供16引线密封双列直插式陶瓷封装(F3A后缀)、16引线双列直插塑料封装(E后缀)、十六引线小外形封装(M、M96、MT和NSR后缀)和十六引线薄收缩小外形封装件(PW和PWR后缀)。
特色
- 中速运行…8 MHz(典型值)@CL=50 pF和VDD–VSS=10 V
- 用于同步高速输出响应的多封装并行时钟或用于慢时钟输入上升和下降时间的脉动时钟
- 提供“预设启用”和单独的“堵塞”输入
- 二进制或十进制递增/递减计数
- 十进制BCD输出
- 在20 V时100%测试静态电流
- 5-V、10-V和15-V参数额定值
- 标准化、对称的输出特性
- 在整个封装温度范围内,18 V时的最大输入电流为1μA;18 V和25°C时为100 nA
- 噪声裕度(全封装温度范围)=VDD时1 V=5 V VDD时2 V=10 V2.5 V VDD=15 V
- 符合JEDEC第13B号暂定标准“‘B’系列CMOS器件描述标准规范”的所有要求
- 应用:
- 可编程二进制和十进制计数/频率合成器BCD输出
- 模数和数模转换
- 向上/向下二进制计数
- 幅值和符号生成
- 向上/向下十年计数
- 差异计数
CD4029B由一个四级二进制或BCD十进制递增/递减计数器组成,在两种计数模式下都提供超前进位。输入由单个时钟、进位输入(时钟启用)、二进制/十进制、向上/向下、预设启用组成,并提供四个单独的JAN信号Q1、Q2、Q3、Q4和进位输出信号作为输出。
高PRESET ENABLE信号允许JAM INPUTS上的信息与时钟异步地将计数器预设为任何状态。当PRESET-ENABLE信号为高时,每条JAM线上的低电平将计数器重置为零计数。当CARRY-IN\和PRESET ENABLEE信号为低时,计数器在时钟正转变时前进一个计数。当CARRY-IN\或PRESET ENABLE(预设启用)信号高时,前进被禁止。CARRY-OUT\信号通常为高电平,如果CARRY-in\信号为低电平,则当计数器在UP模式下达到最大计数或在DOWN模式下达到最小计数时,该信号变为低电平。因此,处于低状态的CARRY-IN\信号可被视为时钟启用\。不使用时,CARRY-IN\端子必须连接到VSS。
当二进制/十进制输入为高时,二进制计数完成;当二进制/十进制输入为低时,计数器在十进制模式下计数。当up/DOWN输入为高时,计数器向上计数,当up/DDOWN输入为低时,计数器向下计数。如图17所示,多个封装可以以并行时钟或波纹时钟方式连接。
并行时钟提供同步控制,因此所有计数输出的响应更快。纹波时钟允许更长的时钟输入上升和下降时间。
CD4029B系列型号提供16引线密封双列直插式陶瓷封装(F3A后缀)、16引线双列直插塑料封装(E后缀)、十六引线小外形封装(M、M96、MT和NSR后缀)和十六引线薄收缩小外形封装件(PW和PWR后缀)。