CD4063MT是一种4位幅度比较器,设计用于需要比较两个4位字的计算机和逻辑应用。该逻辑电路确定一个4位字(二进制或BCD)是否“小于”、“等于”或“大于”第二个4位字符。
CD4063BMT具有八个比较输入端(A3、B3、至A0、B0)、三个输出端(A<B、A=B、A>B)和三个级联输入端(A<B、A=B、A>B),允许系统设计者将比较器功能扩展到8、12、16。4N位。当使用单个CD4063BMT时,级联输入连接如下:(a<B)=低,(a=B)=高,(a>B)=低等。
对于长于4位的字,CD4063BMT器件可以通过将低有效比较器的输出连接到高有效比较器的相应级联输入来级联。最低有效比较器上的级联输入(A<B、A=B和A>B)分别连接到低、高和低电平。
CD4063BMT型以16铅密封双列直插式陶瓷封装(F3A后缀)、16铅双列直插塑料封装(E后缀)、十六铅小外形封装(M、M96、MT和NSR后缀)和十六铅薄收缩小外形封装件(PW和PWR后缀)提供。该设备与标准7485 TTL类型引脚兼容。
特色
- 通过级联单元扩展到8、12、16…4N位
- 中速运行:
在10 V时,在250 ns(典型值)内比较两个4位字 - 在20 V时100%测试静态电流
- 标准化对称输出特性
- 5-V、10-V和15-V参数额定值
- 在整个封装温度范围内,18 V时的最大输入电流为1μA;18 V和25°C时为100 nA
- 噪声裕度(全包装温度范围)=
- VDD=5 V时为1 V
- VDD=10 V时为2 V
- VDD=15 V时为2.5 V
- 符合JEDEC第13B号暂定标准“‘B’系列CMOS器件描述标准规范”的所有要求
- 应用
- 伺服电机控制
- 过程控制器