‘160,‘161,‘LS160A,‘LS161A…具有直接清除‘162,‘163,‘LS162A,‘ls 163a,‘S162,‘S163…完全同步计数器的同步计数器
- 快速计数的内部展望
- n位级联的进位输出
- 同步计数
- 同步可编程
- 负载控制线
- 二极管钳位输入
描述
这些同步的、可预置的计数器具有内部进位前瞻功能,适用于高速计数设计。‘160、‘162、‘LS160A、‘LS162A和‘S162是十进制计数器,而‘161、‘163、‘LS161A、‘LSA63A和’S163是4位二进制计数器。通过使所有触发器同时计时来提供同步操作,使得当计数使能输入和内部门控指示时,输出彼此一致地改变。这种操作模式消除了通常与异步(纹波时钟)计数器相关的输出计数尖峰,但计数尖峰可能发生在(RCO)纹波进位输出上。缓冲时钟输入在时钟输入波形的上升沿触发四个触发器。
这些计数器是完全可编程的;也就是说,输出可以被预设为任一电平。由于预设是同步的,在负载输入处设置低电平将禁用计数器,并使输出与下一时钟脉冲后的设置数据一致,而不管启用输入的电平如何。如果启用输入在转换时或转换之前为高,则当时钟为低时,应避免“160到”163的负载输入处的低到高转换。该限制不适用于“LS160A至”LS163A或“S162或”S163。“160”、“161”、“LS160A”和“LS161A”的清零功能是异步的,清零输入的低电平将所有四个触发器输出设置为低电平,而不管时钟、负载或启用输入的电平如何。‘162、‘163、‘LS162A、‘LS163A、‘S162和‘S163的清零功能是同步的,清零输入处的低电平在下一个时钟脉冲后将所有四个触发器输出设置为低电平,而不管启用输入的电平如何。这种同步清除允许容易地修改计数长度,因为解码所需的最大计数可以通过一个外部NAND门来完成。门输出连接到清零输入,以将计数器同步清零至0000(LLLL)。如果启用和负载输入在转换时或转换之前为高,则当时钟为低时,应避免“162”和“163”的清除输入处的低到高转换。
超前进位电路为n位同步应用提供级联计数器,而无需额外选通。实现此功能的工具是两个计数启用输入和一个纹波进位输出。两个计数使能输入(P和T)必须为高才能计数,并且输入T被前馈以使能纹波进位输出。如此启用的纹波进位输出将产生持续时间近似等于QA输出的高电平部分的高电平输出脉冲。该高电平溢出纹波进位脉冲可用于启用连续级联级。只有当时钟输入为高时,“160到”163的启用P或T输入端的高电平到低电平转换才会发生。无论时钟输入的电平如何,“LS160A至”LS163A或“S162和”S163的启用P或T输入都允许转换。
“LS160A至”LS163A、“S162和”S163具有完全独立的时钟电路。控制输入(启用P或T或负载)上的更改将修改操作模式,直到发生计时时才会生效。计数器的功能(启用、禁用、加载或计数)将仅由满足稳定设置和保持时间的条件决定。
特色
- 快速计数的内部展望
- n位级联的进位输出
- 同步计数
- 同步可编程
- 负载控制线
- 二极管钳位输入
描述
这些同步的、可预置的计数器具有内部进位前瞻功能,适用于高速计数设计。‘160、‘162、‘LS160A、‘LS162A和‘S162是十进制计数器,而‘161、‘163、‘LS161A、‘LSA63A和’S163是4位二进制计数器。通过使所有触发器同时计时来提供同步操作,使得当计数使能输入和内部门控指示时,输出彼此一致地改变。这种操作模式消除了通常与异步(纹波时钟)计数器相关的输出计数尖峰,但计数尖峰可能发生在(RCO)纹波进位输出上。缓冲时钟输入在时钟输入波形的上升沿触发四个触发器。
这些计数器是完全可编程的;也就是说,输出可以被预设为任一电平。由于预设是同步的,在负载输入处设置低电平将禁用计数器,并使输出与下一时钟脉冲后的设置数据一致,而不管启用输入的电平如何。如果启用输入在转换时或转换之前为高,则当时钟为低时,应避免“160到”163的负载输入处的低到高转换。该限制不适用于“LS160A至”LS163A或“S162或”S163。“160”、“161”、“LS160A”和“LS161A”的清零功能是异步的,清零输入的低电平将所有四个触发器输出设置为低电平,而不管时钟、负载或启用输入的电平如何。‘162、‘163、‘LS162A、‘LS163A、‘S162和‘S163的清零功能是同步的,清零输入处的低电平在下一个时钟脉冲后将所有四个触发器输出设置为低电平,而不管启用输入的电平如何。这种同步清除允许容易地修改计数长度,因为解码所需的最大计数可以通过一个外部NAND门来完成。门输出连接到清零输入,以将计数器同步清零至0000(LLLL)。如果启用和负载输入在转换时或转换之前为高,则当时钟为低时,应避免“162”和“163”的清除输入处的低到高转换。
超前进位电路为n位同步应用提供级联计数器,而无需额外选通。实现此功能的工具是两个计数启用输入和一个纹波进位输出。两个计数使能输入(P和T)必须为高才能计数,并且输入T被前馈以使能纹波进位输出。如此启用的纹波进位输出将产生持续时间近似等于QA输出的高电平部分的高电平输出脉冲。该高电平溢出纹波进位脉冲可用于启用连续级联级。只有当时钟输入为高时,“160到”163的启用P或T输入端的高电平到低电平转换才会发生。无论时钟输入的电平如何,“LS160A至”LS163A或“S162和”S163的启用P或T输入都允许转换。
“LS160A至”LS163A、“S162和”S163具有完全独立的时钟电路。控制输入(启用P或T或负载)上的更改将修改操作模式,直到发生计时时才会生效。计数器的功能(启用、禁用、加载或计数)将仅由满足稳定设置和保持时间的条件决定。