久芯网

CD74ACT175M96

  • 描述:种类: d型 电源电压: 4.5伏~5.5伏 每个元件的位数: four 供应商设备包装: 16-SOIC 工作温度: -55摄氏度~125摄氏度(TA) 安装类别: 表面安装
  • 品牌: 德州仪器 (Texas)
  • 交期:5-7 工作日
渠道:
  • 自营
  • 得捷
  • 贸泽

展开

起订量: 1

数量 单价 合计
1+ 10.06763 10.06763
10+ 8.96671 89.66710
25+ 8.51185 212.79640
100+ 6.99229 699.22960
250+ 6.53657 1634.14300
500+ 5.77650 2888.25100
1000+ 5.01933 5019.33000
2500+ 5.01933 12548.32500
  • 库存: 474
  • 单价: ¥10.06763
  • 数量:
    - +
  • 总计: ¥10.07
在线询价

温馨提示: 请填写以下信息,以便客户代表及时与您沟通联系。

规格参数

  • 部件状态 可供货
  • 种类 d型
  • 输出类别 互补的
  • 元件数量 one
  • 安装类别 表面安装
  • 制造厂商 德州仪器 (Texas)
  • 功能 主复位
  • 每个元件的位数 four
  • 正反器类别 上升沿
  • 静态电流 (Iq) 8 A
  • 电源电压 4.5伏~5.5伏
  • 工作温度 -55摄氏度~125摄氏度(TA)
  • 供应商设备包装 16-SOIC
  • 包装/外壳 16-SOIC(0.154“,3.90毫米宽)
  • 输入电容值 10 pF
  • 输出高电流, 输出低电流 24毫安, 24毫安
  • 时钟频率 114兆赫
  • 最大传播延迟 @ 电压(V), 最大负载电容(CL) 11.5ns@5V,50皮法

CD74ACT175M96 产品详情

This positive-edge-triggered D-type flip-flop has a direct clear (CLR)\ input. The CD74ACT175M96 features complementary outputs from each flip-flop.

Information at the data (D) inputs meeting the setup time requirements is transferred to the outputs on the positive-going edge of the clock (CLK) pulse. Clock triggering occurs at a particular voltage level and is not directly related to the transition time of the positive-going edge of CLK. When CLK is at either the high or low level, the D input has no effect at the output.

Feature

  • Inputs Are TTL-Voltage Compatible
  • Contains Four Flip-Flops With Double-Rail Outputs
  • Buffered Inputs
  • Speed of Bipolar F, AS, and S, With Significantly Reduced Power Consumption
  • Balanced Propagation Delays
  • ±24-mA Output Drive Current
    • Fanout to 15 F Devices
  • SCR-Latchup-Resistant CMOS Process and Circuit Design
  • Exceeds 2-kV ESD Protection Per MIL-STD-883, Method 3015
  • Applications Include:
    • Buffer/Storage Registers
    • Shift Registers
    • Pattern Generators
Description

This positive-edge-triggered D-type flip-flop has a direct clear (CLR)\ input. The CD74ACT175 features complementary outputs from each flip-flop.

Information at the data (D) inputs meeting the setup time requirements is transferred to the outputs on the positive-going edge of the clock (CLK) pulse. Clock triggering occurs at a particular voltage level and is not directly related to the transition time of the positive-going edge of CLK. When CLK is at either the high or low level, the D input has no effect at the output.

CD74ACT175M96所属分类:触发器,CD74ACT175M96 由 德州仪器 (Texas) 设计生产,可通过久芯网进行购买。CD74ACT175M96价格参考¥10.067631,你可以下载 CD74ACT175M96中文资料、PDF数据手册、Datasheet数据手册功能说明书,可查询CD74ACT175M96规格参数、现货库存、封装信息等信息!

德州仪器 (Texas)

德州仪器 (Texas)

德州仪器公司(TI)是一家开发模拟IC和嵌入式处理器的全球半导体设计和制造公司。通过雇用世界上最聪明的人,TI创造了塑造技术未来的创新。如今,TI正在帮助超过10万名客户改变未来。

会员中心 微信客服
客服
回到顶部