SNx4HC74器件包含两个独立的D型正边缘触发触发器。预设(PRE)或清除(CLR)输入的低电平设置或重置输出,与其他输入的电平无关。当PRE和CLR不活动(高)时,满足设置时间要求的数据(D)输入端的数据被传输到时钟(CLK)脉冲正沿的输出端。时钟触发发生在电压电平,并且与CLK的上升时间不直接相关。在保持时间间隔之后,可以改变D输入端的数据,而不影响输出端的电平。
特色
- 宽工作电压范围:2 V至6 V
- 输出可驱动多达10个LSTL负载
- 低功耗,最高40μA ICC
- 典型tpd=15 ns
- 5 V时±4 mA输出驱动
- 1μA的极低输入电流