ACT74双正边沿触发器件是D型触发器。
预设(PRE)\或清除(CLR)\输入的低电平设置或重置输出,而不考虑其他输入的电平。当PRE\和CLR\不活动(高)时,满足设置时间要求的数据(D)输入端的数据被传输到时钟脉冲正沿的输出端。时钟触发发生在电压电平,并且与时钟脉冲的上升时间不直接相关。在保持时间间隔之后,可以在不影响输出电平的情况下更改D处的数据。
特色
- 4.5V至5.5V VCC操作
- 输入接受电压为5.5 V
- 5V时最大tpd为10.5 ns
- 输入TTL电压兼容
ACT74双正边沿触发器件是D型触发器。
预设(PRE)\或清除(CLR)\输入的低电平设置或重置输出,而不考虑其他输入的电平。当PRE\和CLR\不活动(高)时,满足设置时间要求的数据(D)输入端的数据被传输到时钟脉冲正沿的输出端。时钟触发发生在电压电平,并且与时钟脉冲的上升时间不直接相关。在保持时间间隔之后,可以在不影响输出电平的情况下更改D处的数据。