这些18位总线接口触发器具有专门为驱动高电容或相对低阻抗负载而设计的3态输出。它们特别适合于实现更宽的缓冲寄存器、I/O端口、具有奇偶校验的双向总线驱动器和工作寄存器。
ABT162823A器件可用作两个9位触发器或一个18位触发器。当时钟使能(CLKEN)\输入为低时,D型触发器在时钟从低到高转变时输入数据。CLKEN\high将禁用时钟缓冲区,从而锁定输出。将清除(CLR)\输入设为低电平会导致Q输出变为低电平,与时钟无关。
缓冲输出使能(OE)\输入将九个输出置于正常逻辑状态(高电平或低电平)或高阻抗状态。在高阻抗状态下,输出既不负载也不显著驱动总线。高阻抗状态和增加的驱动提供了在没有接口或上拉部件的情况下驱动总线的能力。OE不会影响触发器的内部操作。当输出处于高阻抗状态时,可以保留旧数据或输入新数据。
输出端的源极或漏极设计为12毫安,包括等效的25串联电阻,以减少过冲和下冲。
这些设备完全指定用于使用Ioff和通电3状态的热插拔应用。Ioff电路禁用输出,防止设备断电时损坏电流回流。加电三态电路在加电和断电期间将输出置于高阻抗状态,从而防止驱动器冲突。
为确保通电或断电期间的高阻抗状态,OE\应通过上拉电阻器连接到VCC;电阻器的最小值由驱动器的电流吸收能力确定。
特色
- 德州仪器Widebus家族成员
- 输出端口具有等效的25系列电阻器,因此不需要外部电阻器
- VCC=5 V,TA=25°C时,典型VOLP(输出接地弹跳)<1 V
- 通电和断电期间的高阻抗状态
- 关闭和通电3状态支持热插拔
- 分布式VCC和GND引脚最小化高速开关噪声
- 流程式架构优化PCB布局