久芯网

CD4075BD

  • 描述:逻辑类型: OR门 电线数量: three 输入数量: three 电源电压: 3V~18V 供应商设备包装: 14-CDIP 安装类别: 通孔
  • 品牌:
  • 交期:5-7 工作日
渠道:
  • 自营
  • 得捷
  • 贸泽

起订量: 81

数量 单价 合计
81+ 26.87115 2176.56387
  • 库存: 1127
  • 单价: ¥26.87116
  • 数量:
    - +
  • 总计: ¥2,176.56
在线询价

温馨提示: 请填写以下信息,以便客户代表及时与您沟通联系。

规格参数

  • 部件状态 可供货
  • 特点 -
  • 逻辑类型 OR门
  • 电线数量 three
  • 输入数量 three
  • 工作温度 -55摄氏度~125摄氏度
  • 电源电压 3V~18V
  • 安装类别 通孔
  • 低逻辑电平 1.5伏~4伏
  • 高逻辑电平 3.5V ~ 11V
  • 最大传播延迟 @ 电压(V), 最大负载电容(CL) 90ns @ 15V, 50皮法
  • 制造厂商
  • 供应商设备包装 14-CDIP
  • 包装/外壳 14-CDIP(0.300英寸,7.62毫米)
  • 输出高电流, 输出低电流 6.8毫安, 6.8毫安
  • 最大静态电流 5 A

CD4075BD 产品详情

CD4071B, CD4072B and CD4075BD OR gates provide the system designer with direct implementation of the positive-logicOR function and supplement the existing family of CMOS gates.

The CD4071B, CD4072B, and CD4075BD types are supplied in 14-lead hermetic dual-in-line ceramic packages (F3A suffix),14-lead dual-in-line plastic packages (E suffix), 14-lead small-outline packages (M, MT, M96, and NSR suffixes) and 14-leadthin shrink small-outline packages (PW and PWR suffixes).

Feature

  • Medium-Speed Operation - tPLH, tPHL = 60 ns (typ.) at VDD = 10 V
  • 100% tested for quiescent current at 20 V
  • Maximum input current of 1 μA at 18 V over full package-temperature range; 100 nA at 18 V and 25°C
  • Standardized, symmetrical output characteristics
  • Noise margin (full package-temperature range):
         1 V at VDD = 5 V
         2 V at VDD = 10 V
      2.5 V at VDD = 15 V
  • 5-V, 10-V, and 15-V parametric ratings
  • Meets all requirements of JEDEC Tentative Standard No. 13B, "Standard Specifications for Description of ’B’ Series CMOS Devices"
CD4075BD所属分类:逻辑门/反相器,CD4075BD 由 设计生产,可通过久芯网进行购买。CD4075BD价格参考¥26.871159,你可以下载 CD4075BD中文资料、PDF数据手册、Datasheet数据手册功能说明书,可查询CD4075BD规格参数、现货库存、封装信息等信息!
会员中心 微信客服
客服
回到顶部