久芯网
CD4025BF/3
收藏

CD4025BF/3

  • 描述:CMOS TRIPLE 3-INPUT NOR GATE
  • 品牌:
  • 交期:5-7 工作日
渠道:
  • 自营
  • 得捷
  • 贸泽

起订量: 180

数量 单价 合计
180+ 12.09564 2177.21574
  • 库存: 520
  • 单价: ¥12.09564
  • 数量:
    - +
  • 总计: ¥2,177.22
在线询价

温馨提示: 请填写以下信息,以便客户代表及时与您沟通联系。

规格参数

  • 特点 -
  • 最大静态电流 -
  • 低逻辑电平 -
  • 高逻辑电平 -
  • 部件状态 过时的
  • 逻辑类型 -
  • 电线数量 -
  • 输入数量 -
  • 电源电压 -
  • 输出高电流, 输出低电流 -
  • 最大传播延迟 @ 电压(V), 最大负载电容(CL) -
  • 工作温度 -
  • 安装类别 -
  • 供应商设备包装 -
  • 包装/外壳 -
  • 制造厂商

CD4025BF/3 产品详情

CD4001B, CD4002B, and CD4025BF NOR gates provide the system designer with direct implementation of the NOR functionand supplement the existing family of CMOS gates. All inputs and outputs are buffered.

The CD4001B, CD4002B, and CD4025BF types are supplied in 14-lead hermetic dual-in-line ceramic packages (F3A suffix),14-lead dual-in-line plastic packages (E suffix), 14-lead small-outline packages (M, MT, M96, and NSR suffixes), and14-lead thin shrink small-outline packages (PW and PWR suffixes).

Feature

  • Propagation delay time = 60 ns (typ.) at CL = 50 pF, VDD = 10 V
  • Buffered inputs and outputs
  • Standardized symmetrical output characteristics
  • 100% tested for maximum quiescent current at 20 V
  • 5-V, 10-V, and 15-V parametric ratings
  • Maximum input current of 1 μA at 18 V over full package-temperature range; 100 nA at 18 V and 25°C
  • Noise margin (over full package temperature range):
         1 V at VDD = 5 V
         2 V at VDD = 10 V
      2.5 V at VDD = 15 V
  • Meets all requirements of JEDEC Tentative Standard No. 13B, "Standard Specifications for Description of ’B’ Series CMOS Devices"
CD4025BF/3所属分类:逻辑门/反相器,CD4025BF/3 由 设计生产,可通过久芯网进行购买。CD4025BF/3价格参考¥12.095643,你可以下载 CD4025BF/3中文资料、PDF数据手册、Datasheet数据手册功能说明书,可查询CD4025BF/3规格参数、现货库存、封装信息等信息!
会员中心 微信客服
客服
回到顶部