久芯网

74AHCT573D,112

  • 描述:逻辑类型: D型透明闩锁 集成电路: 8:8 电源电压: 4.5伏~5.5伏 输出类别: 三态 供应商设备包装: 20-SO 安装类别: 表面安装
  • 品牌: 恩智浦 (NXP)
  • 交期:5-7 工作日
渠道:
  • 自营
  • 得捷
  • 贸泽

起订量: 1733

数量 单价 合计
1733+ 1.59343 2761.42805
  • 库存: 1733
  • 单价: ¥1.59344
  • 数量:
    - +
  • 总计: ¥2,761.43
在线询价

温馨提示: 请填写以下信息,以便客户代表及时与您沟通联系。

规格参数

  • 部件状态 可供货
  • 逻辑类型 D型透明闩锁
  • 集成电路 8:8
  • 输出类别 三态
  • 独立电路板 one
  • 工作温度 -40摄氏度~125摄氏度
  • 安装类别 表面安装
  • 电源电压 4.5伏~5.5伏
  • 制造厂商 恩智浦 (NXP)
  • 输出高电流, 输出低电流 8毫安, 8毫安
  • 包装/外壳 20-SOIC(0.295“,7.50毫米宽)
  • 供应商设备包装 20-SO
  • 延迟时间传播状态 3.5纳秒

74AHCT573D,112 产品详情

The 74AHCT573D is an octal transparent D Latch pin compatible with low-power Schottky TTL (LSTTL). It consists of eight D-type transparent latches featuring separate D-type inputs for each latch and 3-state true outputs for bus oriented applications. A LE and an OE are common to all latches. When pin LE is high, data at the Dn inputs enters the latches. In this condition the latches are transparent, i.e. a latch output will change state each time its corresponding Dn input changes. When pin LE is low, the latches store the information that is present at the Dn inputs, after a set-up time preceding the high-to-low transition of LE. When pin OE\ is low, the contents of the 8 latches are available at the outputs. When pin OE\ is high, the outputs go to the high-impedance OFF-state. Operation of the OE\ input does not affect the state of the latches.

Feature

  • Balanced propagation delays
  • All inputs have a Schmitt trigger action
  • Common 3-state output enable input
  • Inputs accept voltages higher than VCC
  • TTL Input level
  • Complies with JEDEC standard No. 7A
74AHCT573D,112所属分类:锁存器,74AHCT573D,112 由 恩智浦 (NXP) 设计生产,可通过久芯网进行购买。74AHCT573D,112价格参考¥1.593438,你可以下载 74AHCT573D,112中文资料、PDF数据手册、Datasheet数据手册功能说明书,可查询74AHCT573D,112规格参数、现货库存、封装信息等信息!

恩智浦 (NXP)

恩智浦 (NXP)

NXP Semiconductors是一家领先的嵌入式控制器供应商,为汽车、无线连接等多个行业提供广泛的MCU产品组合,包括基于Arm的处理器和微控制器。他们继续推动创新,为工业和汽车应用提供强大的电源...

展开
会员中心 微信客服
客服
回到顶部