AD6684-500EBZ是一款135 MHz带宽的四中频(IF)接收机。它由四个14位、500 MSPS ADC和由四个宽带DDC、NSR和VDR监控组成的各种数字处理块组成。该器件具有片上缓冲器和采样保持电路,设计用于低功耗、小尺寸和易用性。该设备旨在支持通信应用。该设备的模拟全功率带宽为1.4 GHz。
四路ADC核心采用多级差分流水线结构,具有集成输出纠错逻辑。每个ADC都具有宽带宽输入,支持各种用户可选择的输入范围。集成电压基准简化了设计考虑。AD6684-500EBZ在小封装中优化了宽输入带宽、出色的线性度和低功耗。
模拟输入和时钟信号输入是差分的。每对ADC数据输出通过交叉复用器内部连接到两个DDC。每个DDC包括多达五个级联信号处理级:一个48位频率转换器、NCO和多达四个半带抽取滤波器。
每个ADC输出在内部连接到NSR块。集成NSR电路允许在奈奎斯特带宽内的较小频带中提高SNR性能。该设备支持通过串行端口接口(SPI)选择的两种不同输出模式。启用NSR功能后,ADC的输出被处理,使得AD6684-500EBZ在奈奎斯特带宽的有限部分内支持增强的SNR性能,同时保持9位输出分辨率。
每个ADC输出也在内部连接到VDR块。此可选模式允许定义的输入信号具有全动态范围。在定义的掩码(基于DPD应用程序)内的输入未经更改地传递。违反此定义掩码的输入会导致输出分辨率降低。
利用VDR,观测接收机的动态范围由定义的输入频率掩码确定。对于落在掩码内的信号,输出以允许的最大分辨率显示。对于超过此频率掩码内定义的功率电平的信号,输出分辨率被截断。此掩码基于DPD应用,支持可调实IF采样和零IF或复杂IF接收架构。
AD6684-500EBZ在DDC、NSR和VDR模式下的操作可通过SPI可编程配置文件进行选择(默认模式为启动时的NSR)。
除了DDC模块外,AD6684-500EBZ还有几个功能,可以简化通信接收机中的AGC功能。可编程阈值检测器允许使用ADC的快速检测输出位来监测输入信号功率。如果输入信号电平超过可编程阈值,则快速检测指示灯变高。因为该阈值指示器具有低延迟,所以用户可以快速降低系统增益,以避免ADC输入处的超范围情况。
用户可以将每对IF接收机输出配置到基于子类1 JESD204B的高速串行输出的一个或两个通道上,这取决于抽取比率和接收逻辑设备的可接受通道速率。通过SYSREF±、SYNCINB±AB和SYNCINB?CD输入引脚支持多设备同步。
AD6684-500EBZ具有灵活的断电选项,可在需要时实现显著的节电。所有这些功能都可以使用1.8 V的3线SPI进行编程。
AD6684-500EBZ可提供无铅、72导联LFCSP,并在−40°C至+105°C结温范围内指定。
产品亮点
特色
- JESD204B(子类1)编码串行数字输出
- 通道速率高达15 Gbps
- 500 MSPS时总功率1.68 W
- 每个模数转换器(ADC)通道420 mW
- 305 MHz时SFDR=82 dBFS(1.8 V p-p输入范围)
- 305 MHz时SNR=66.8 dBFS(1.8 V p-p输入范围)
- 噪声密度=−151.5 dBFS/Hz(1.8 V p-p输入范围)
- 模拟输入缓冲器
- 片上抖动改善小信号线性
- 灵活的差分输入范围
- 1.44 V p-p至2.16 V p-p(标称1.80 V p-p)
- 82 dB信道隔离/串扰0.975 V、1.8 V和2.5 V直流电源操作
- 主接收机的噪声整形再量化器(NSR)选项
- 数字预失真(DPD)的可变动态范围(VDR)选项
- 4个集成宽带数字下变频器(DDC)
- 48位数控振荡器(NCO),最多4个级联半带滤波器
- 1.4 GHz模拟输入全功率带宽
- 用于高效自动增益控制(AGC)实现的幅度检测位
- 差分时钟输入整数时钟除以1、2、4或8
- 片上温度二极管柔性JESD204B通道配置
- 灵活的JESD204B车道配置
应用
- 通信
- 分集多频带、多模数字接收机3G/4G、W-CDMA、GSM、LTE、LTE-A
- HFC数字反向路径接收机
- 数字预失真观测路径
- 通用软件无线电
(图片:引出线)