ADC核心采用多级差分流水线结构,具有集成输出纠错逻辑。ADC具有宽带宽输入,支持各种用户可选择的输入范围。集成电压基准简化了设计考虑。提供占空比稳定器以补偿ADC时钟占空比的变化,从而允许转换器保持优异的性能。
ADC核心输出内部连接到噪声整形再量化器(NSR)块。该设备支持通过串行端口接口(SPI)选择的两种输出模式。启用NSR功能后,ADC的输出被处理,使得AD6672BCPZ-250在奈奎斯特带宽的有限区域内支持增强的SNR性能,同时保持11位输出分辨率。NSR块被编程为提供高达采样时钟33%的带宽。例如,对于250 MSPS的采样时钟速率,AD6672BCPZ-250可以在185 MHz fIN的82 MHz带宽下实现高达73.6 dBFS的SNR。
禁用NSR块后,ADC数据直接提供给输出,输出分辨率为11位。在该模式下工作时,AD6672BCPZ-250可在整个奈奎斯特带宽内实现高达66.6 dBFS的SNR。
特色
- 11位,250MSPS输出数据速率
- 启用NSR的性能SSNR:在55 MHz频带中75.2 dBFS,在250 MSPSSNR下185 MHz;在82 MHz频带中72.8 dBFS,250 MSPS下185 MHz
- 禁用NSR时的性能SNR:66.4 dBFS,250 MSPSSFDR:87 dBc,250 MSPS时最高185 MHz
- 总功耗:358 mW,250 MSPS
- 1.8 V电源电压
- LVDS(ANSI-644电平)输出
- 整数1到8输入时钟分频器(最大输入625 MHz)
- 内部ADC电压参考
- 灵活的模拟输入范围1.4 V p-p至2.0 V p-p(标称1.75 V p-p)
- 350 MHz带宽的差分模拟输入
- 串行端口控制
- 节能省电模式
- 用户可配置的内置自检(BIST)功能
应用
- 通信
- 分集无线电和智能天线(MIMO)系统
- 多模数字接收机(3G)WCDMA、LTE、CDMA2000WiMAX、TD-SCDMA
- I/Q解调系统
- 通用软件无线电
(图片:引出线)