特色
- 多达四个高性能通用差分输出对:
- 低RMS附加相位抖动:0.2ps
- 四组内部非易失性系统可编程或工厂可编程OTP存储器
- I²C串行编程接口
- 一个额外的LVCMOS输出时钟
- 四个通用输出对:
- 每个可配置为一个差分输出对或两个LVCMOS输出
- I/O标准:
- 单端I/O:1.8V至3.3V LVCMOS
- 差分I/O-LVPECL、LVDS和HCSL
- 低RMS附加相位抖动:0.2ps
- 每个可配置为一个差分输出对或两个LVCMOS输出
- 单端I/O:1.8V至3.3V LVCMOS
- 差分I/O-LVPECL、LVDS和HCSL
- 输入频率范围:
- LVCMOS参考时钟输入(XIN/REF)–1MHz至200MHz
- LVDS、LVPECL、HCSL差分时钟输入(CLKIN、CLKINB)–1MHz至350MHz
- 晶体频率范围:8MHz至40MHz
- 每个输出对可单独选择输出电压(1.8V、2.5V、3.3V)
- 带手动切换的冗余时钟输入
- 可编程晶体负载电容
- 单个输出启用/禁用
- 断电模式
- 1.8V、2.5V或3.3V芯VDDD、VDDA
- LVCMOS参考时钟输入(XIN/REF)–1MHz至200MHz
- LVDS、LVPECL、HCSL差分时钟输入(CLKIN、CLKINB)–1MHz至350MHz
- 晶体频率范围:8MHz至40MHz
(图片:引出线)