使用CS和串行时钟信号控制转换过程和数据采集,使设备能够轻松地与微处理器或DSP交互。在CS的下降沿上对输入信号进行采样,并且在这一点上也开始转换。没有与零件相关的管道延迟。
AD7904/AD7914/AD7924BRUZ-REEL7采用先进的设计技术,在最大吞吐量下实现非常低的功耗。在最大吞吐量下,AD7904/AD7914/AD7924BRUZ-REEL7在3 V电源下最大消耗2 mA;对于5V电源,电流消耗最大为2.7mA。
通过控制寄存器的配置,该部件的模拟输入范围可以选择为0 V至REFIN或0 V至2×REFIN,采用直接二进制或二进制补码输出编码。AD7904/AD7914/AD7924BRUZ-REEL7各具有四个单端模拟输入和一个信道定序器,允许预先编程的信道选择顺序转换。
AD7904/AD7914/AD7924BRUZ-REEL7的转换时间由SCLK频率决定,SCLK频率也用作控制转换的主时钟。
特色
- 快速吞吐量:1 MSPS
- 规定AVDD为2.7 V至5.25 V
- 低功率:1 MSPS时最大6 mW,3 V电源;1 MSPS下最大13.5 mW,5 V电源
- 有关其他功能,请参阅数据表
- 可用的已知良好模具,完全保证符合数据表规格。
(图片:引出线)