转换过程和数据采集由CS和串行时钟控制,允许设备与微处理器或DSP接口。在CS的下降沿上对输入信号进行采样,并且转换也在此时开始。没有与零件相关的管道延迟。
要转换的通道通过DIN引脚选择,操作模式由CS控制。来自DOUT引脚的串行数据流具有信道标识符位,其提供关于转换的信道的信息。
AD7911/AD7921采用先进的设计技术,在高吞吐量下实现非常低的功耗。
该零件的参考来自VDD内部。这允许ADC的最宽动态输入范围。因此,该部件的模拟输入范围为0至VDD。
转换率由SCLK确定。
特色
- 吞吐量:250 kSPS
- 规定VDD为2.35 V至5.25 V
- 低功率:250 kSPS时典型值为4 mW,带3 V电源,250 kSPS下典型值为13.5 mW,带有5 V电源
- 宽输入带宽:100 kHz输入频率下71.5 dB最小SNR
- 无管道延误
- 灵活的电源/串行时钟速度管理
- 高速串行接口SPI®/QSPI™/微导线™/DSP兼容
- 待机模式:最大1µA
- 8导联TSOT封装
- 8导联MSOP包