转换过程和数据采集由CS和串行时钟控制,允许设备与微处理器或DSP接口。输入信号在CS的下降沿上采样,并且转换也在此时开始。没有与零件相关的管道延迟。
AD7276AUJZ-REL7采用先进的设计技术,在高吞吐率下实现非常低的功耗。
该零件的参考来自VDD内部。这允许ADC的最宽动态输入范围;因此,该部分的模拟输入范围为0至VDD。转换率由SCLK确定
产品亮点
特色
- 吞吐量:3 MSPS
- 规定VDD为2.35 V至3.6 V
- 功耗12.6 mW,3 MSPS,3 V电源
- 宽输入带宽,1 MHz输入频率下70 dB SNR
- 灵活的电源/串行时钟速度管理
- 无管道延迟
- 温度范围:−40°C至+125°C
- 有关其他功能,请参阅数据表。
(图片:引出线)