AD7854ARZ的吞吐量为200 kHz,而AD7854L的吞吐量为100 kHz。输入跟踪和保持以500ns获取信号,并采用伪差分采样方案。AD7854ARZ和AD7854L输入电压范围为0至VREF(单极)和-VREF/2至+VREF/2,以VREF/2(双极)为中心。单极模式下的编码是直接二进制的,双极模式下的二进制互补。输入信号范围为电源,该部件能够将全功率信号转换为100kHz。
CMOS结构确保了正常工作时的低功耗,通常为5.4 mW,断电模式时为3.6µW。该部件有28引脚、0.6英寸宽双列直插式封装(DIP)、28引脚小外形(SOIC)和28引脚小收缩外形(SSOP)封装。
特色
- 规定VDD为3 V至5.5 V
- 只读操作
- AD7854–200 kSPS;AD7854L–100 kSPS
- 系统和自校准
- 灵活的并行接口12位并行/8位并行(AD7854)
- 28引脚DIP、SOIC和SSOP封装(AD7854)
- 低功率:-正常操作AD7854:15 mW(VDD=3 V)AD7854L:5.5 mW(VDED=3伏)-转换后自动断电(25µW)AD7854:1.3 mW 10 kSPSAD7854L:650µW 10 kSPS