该部分包含低噪声、宽带宽、差分跟踪和保持放大器(T/H),可处理超过1 MHz的输入频率,–3 dB点通常为20 MHz。AD7450BRZ的参考电压从外部施加到VREF引脚,并且可以根据电源和适合的应用从100 mV变化到3.5 V。参考电压的值决定了部件的共模电压范围。利用这种真正的差分输入结构和可变参考输入,用户可以选择各种输入范围和偏置点。
转换过程和数据采集由CS和串行时钟控制,允许设备与微处理器或DSP接口。输入信号在CS的下降沿上采样,并且转换也在此时开始。这一部分的SAR架构确保没有管道延迟。
AD7450BRZ采用先进的设计技术,在高吞吐量下实现非常低的功耗。
特色
- 快速吞吐量:1 MSPS
- 规定用于3 V和5 V的VDD
- 最大吞吐量时的低功率:在833 kSPS时,最大3.75 mW,3 V电源;在1MSPS时,最小9 mW,5 V电源
- 全差分模拟输入
- 灵活的电源/串行时钟速度管理
- 可变参考输入
- 宽输入带宽:300kHz输入频率下70dB SINAD
- 无管道延误
- 高速串行接口-SPI®/QSPI™/MicroWire公司™/DSP兼容
- 断电模式:最大1µA