久芯网
CY37064P84-125JXC
收藏

CY37064P84-125JXC

  • 描述:宏单元数量: 64 最大延迟时间 (tpd): 10纳秒 I/O数量: 69 供应商设备包装: 84-PLCC (29.31x29.31) 工作温度: 0摄氏度~70摄氏度(TA) 安装类别: 表面安装
  • 品牌: 英飞凌 (Infineon)
  • 交期:5-7 工作日
渠道:
  • 自营
  • 得捷
  • 贸泽

起订量: 1

  • 库存: 0
  • 单价: ¥351.49794
  • 数量:
    - +
  • 总计: ¥351.50
在线询价

温馨提示: 请填写以下信息,以便客户代表及时与您沟通联系。

规格参数

  • 逻辑元件/块的数量 -
  • 闸门数量 -
  • 最大延迟时间 (tpd) 10纳秒
  • 工作温度 0摄氏度~70摄氏度(TA)
  • 安装类别 表面安装
  • 内部电源电压 4.75伏~5.25伏
  • 宏单元数量 64
  • 部件状态 过时的
  • 制造厂商 英飞凌 (Infineon)
  • 可编程型 在系统中可重新编程(ISR)CMOS
  • 包装/外壳 84-LCC (J-Lead)
  • 供应商设备包装 84-PLCC (29.31x29.31)
  • I/O数量 69
  • 特点 -
  • 色彩/颜色 -

CY37064P84-125JXC 产品详情

Ultra37000™ CMOS CPLD系列提供了一系列具有无与伦比的系统性能的高密度可编程逻辑解决方案。Ultra37000系列旨在为高密度CPLD带来22V10的灵活性、易用性和性能。该架构基于通过可编程互连矩阵(PIM)连接的多个逻辑块。每个逻辑块都有自己的乘积项阵列、乘积项分配器和16个宏单元。PIM将来自逻辑块输出和所有输入引脚的信号分配给逻辑块输入。

特色

•系统内可重新编程™ (以色列)™) CMOS CPLD
-JTAG接口可重新配置
-设计更改不会导致引脚更改
-设计变更不会导致时间变更
•高密度
-32至512个宏小区
-32至264个I/O引脚
-五个专用输入,包括四个时钟引脚
•简单的时序模型
-无扇出延迟
-无扩展器延迟
-无专用与I/O引脚延迟
-PIM无额外延迟
-使用完整的16个产品条款不受惩罚
-指导或分享产品条款无延迟
•3.3V和5V版本
•PCI兼容[1]
•所有I/O上的可编程总线保持功能
•智能产品术语分配器提供:
-任何宏小区的0到16个产品术语
-个别产品术语指导
-本地宏小区之间的产品术语共享
•灵活计时
-每个设备四个同步时钟
-产品术语计时
-每个逻辑块的时钟极性控制
•在所有密度范围内提供一致的封装/引脚
-简化设计迁移
-3.3V和5.0V设备的相同引脚
•包装
-PLCC、CLCC、PQFP、TQFP、CQFP、BGA和细间距BGA封装中的44至400根引线
-提供无铅(Pb)包装

CY37064P84-125JXC所属分类:复杂可编程逻辑器件(CPLD),CY37064P84-125JXC 由 英飞凌 (Infineon) 设计生产,可通过久芯网进行购买。CY37064P84-125JXC价格参考¥351.497937,你可以下载 CY37064P84-125JXC中文资料、PDF数据手册、Datasheet数据手册功能说明书,可查询CY37064P84-125JXC规格参数、现货库存、封装信息等信息!
会员中心 微信客服
客服
回到顶部