DSPB56374AFC设计用于支持大量数字信号处理应用,这些应用需要小封装中的大量功率。虽然DSPB56374AFC设计灵活,因此在其可支持的应用类型中具有通用性,但它确实包含一组强大的音频功能,包括各种内置音频外设和嵌入式软件,旨在满足消费者和汽车音频应用的需求。
DSPB56374AFC提供了丰富的音频处理功能,包括操作系统、各种均衡算法、压缩、信号发生器、音调控制、衰落/平衡、电平计/频谱分析仪等。DSPB56374AFC还支持各种矩阵解码器和声场处理算法。
DSPB56374AFC采用高性能、每周期单时钟DSP56300核心系列可编程CMOS数字信号处理器(DSP),结合Symphony®TM DSP系列的音频信号处理能力。这种设计比NXP®的性能提高了两倍。”通用DSP56000核心系列DSP,同时保持代码兼容性。
重要的体系结构增强包括桶形移位器、24位寻址、补丁模块和直接内存访问(DMA)。DSPB56374AFC可采用52引脚或80引脚TQFP,每秒指令数为1.5亿条(MIPS),内部时钟频率为150 MHz,电压为1.25 V。
特色
- 杜比数码环绕声
- ProLogic II
- 杜比耳机(DH)
- 杜比虚拟扬声器(DVS)
- 1.25 V核心,3.3 V外围I/O。
- 每秒1.5亿条指令(MIPS),150 MHz时钟,内部逻辑电源(QVDDL)为1.25V(消费级设备为0摄氏度至70摄氏度;汽车设备为-40摄氏度至85摄氏度)
- 目标代码与具有高度并行指令集的DSP56000内核兼容
- 带有24 x 24位乘法器累加器和56位桶形移位器的数据ALU。16位算术支持
- 具有位置无关代码支持和指令缓存支持的程序控制
- 六通道DMA控制器
- 低抖动、基于PLL的时钟,具有宽范围的倍频(1到1024)、预分频器因子(1到32)和节能时钟分频器(2i:i=0到7)。减少时钟噪声
- 内部地址跟踪支持和OnCE用于硬件/软件调试
- JTAG端口
- 低功耗CMOS设计,全静态设计,工作频率低至直流
- STOP和WAIT低功耗待机模式
- 4K-6Kx24位Y数据RAM和4Kx24位Y-数据ROM。
- 4K-10Kx24位X数据RAM和4Kx24位X-数据ROM。
- 20Kx24位程序和包括PROM修补机制的引导ROM。
- 2K-10Kx24位程序RAM。
- 可用的各种内存开关
- 增强型串行音频接口(ESAI):最多4个接收器和最多6个发射器,主或从。I2S、Sony、AC97、网络和其他可编程协议。
- 增强型串行音频接口I(ESAI_1):最多4个接收器和最多6个发射器,主或从。I2S、Sony、AC97、网络和其他可编程协议。仅注80针包装。
- 串行主机接口(SHI):SPI和I2C协议,I2C模式下的多主机功能,10字接收FIFO,支持8、16和24位字。
- 三重定时器模块(TEC)。
- 硬件看门狗定时器。
- 未使用外设的大多数引脚可以编程为GPIO线。80引脚封装上最多可配置47个引脚作为GPIO,52引脚封装上可配置20个引脚。