Virtex-E FPGA系列提供高性能、高容量的可编程逻辑解决方案。通过优化新架构以提高放置和布线效率,并采用积极的6层金属0.18μm CMOS工艺,硅效率显著提高。这些进步使Virtex-E FPGA成为掩模编程门阵列的强大而灵活的替代品。Virtex-E家族包括表1中的九个成员。
基于从Virtex FPGA获得的经验,Virtex-E系列在可编程逻辑设计方面向前迈出了一步。Virtex-E系列结合了多种可编程系统功能、快速灵活互连资源的丰富层次结构以及先进的工艺技术,提供了一种高速、高容量的可编程逻辑解决方案,可提高设计灵活性,同时缩短上市时间。
表1:Virtex-E现场可编程门阵列系列成员
设备系统门逻辑门CLB阵列逻辑单元不同的I/O对用户I/O块RAM位分配的RAM位XCV50E716932073616 x 241728831766553624576XCV100E1282363240020 x 302700831968192038400XCV200E3063936350428 x 42529211928411468875264XCV300E4119558294432 x 48691213731613107298304XCV400E56995212960040 x 6010800183404163840153600XC600E9858828662448 x7215552247512294912221184XCV1000E156917833177664 x 962764828166039326393216XCV1600E218874241990472 x 10834992344724589842497664XCV2000E254195251840080 x 12043200344804655360614400XCV2600E326375568558492 x 13857132344804753664812544XCV3200E407438876096104 x 1567300834484596816
特色
-50k至1M系统闸门的密度
-系统性能高达200 MHz
-66 MHz PCI兼容
-可热插拔的紧凑型PCI
•多标准SelectIO™ 接口
-16个高性能接口标准
-直接连接到ZBTRAM设备
•内置时钟管理电路
-用于高级时钟控制的四个专用延迟锁定环(DLL)
-四个主低偏斜全局时钟分配网络,外加24个辅助本地时钟网络
•分层存储系统
-LUT可配置为16位RAM、32位RAM、16位双端口RAM或16位移位寄存器
-可配置的同步双端口4k位RAM
-与外部高性能RAM的快速接口
•灵活的架构,平衡速度和密度
-用于高速运算的专用进位逻辑
-专用乘数支持
-用于广泛输入功能的级联链
-丰富的寄存器/锁存器,时钟启用,双同步/异步设置和重置
-内部三态总线
-IEEE 1149.1边界扫描逻辑
-模具温度传感器二极管
•由FPGA基金会支持™ 和联盟
开发系统
-全面支持统一库,相关
放置的宏和Design Manager
-多种PC和工作站平台
•基于SRAM的系统配置
-无限可重新编程
-四种编程模式
•0.22μm 5层金属工艺
•100%工厂测试