H8S/2655组是一系列微型计算机(MCU:微型计算机单元),围绕H8S/2600 CPU构建,采用瑞萨技术专有架构,并配备了芯片上的外围功能。
H8S/2600 CPU具有内部32位体系结构,配有16个16位通用寄存器和为高速操作而设计的简洁、优化的指令集,可以寻址16兆字节的线性地址空间。指令集在目标代码级别与H8/300和H8/300H CPU指令向上兼容,便于从H8/300、H8/300L或H8/300H系列迁移。
系统配置所需的片上外设功能包括DMA控制器(DMAC)和数据传输控制器(DTC)总线主机、ROM和RAM、16位定时器脉冲单元(TPU)、可编程脉冲发生器(PPG)、8位定时器、看门狗定时器(WDT)、串行通信接口(SCI)、A/D转换器、D/A转换器和I/O端口。
片上ROM是PROM(ZTAT*) ROM通过16位数据总线连接到CPU,使字节和字数据能够在一个状态下访问。指令获取速度加快,处理速度提高。
提供了七种操作模式,即模式1至7,并且可以选择地址空间和单芯片模式或外部扩展模式。
(图片:引线/示意图)