TDA10025HN/C1是双电缆下游处理器。
电缆下游处理器(CDP)实现了提供带内DOCSIS、EuroDOCSIS、DVB和OpenCable机顶盒(STB)最高质量服务所需的物理接口和协议。下游信号由12位ADC数字化,并传递到解调和前向纠错(FEC)块,由其进行所有电缆物理层处理。该处理包括带内数据的解调和附件A(欧洲)、附件B(美国)或附件C(日本)FEC。
特色
- QPSK、16QAM、32QAM、64QAM、128QAM和256QAM解调器
- ITU-T J83附录A、B和C FEC
- 符合附录C的传输流复用帧(TSMF)模块
- 传输流(TS)接口的时间交错并行模式或串行模式
- 用于晶体倍频的片上PLL(16 MHz外部)
- 重复使用调谐器时钟,节省一颗水晶
- 嵌入式12位ADC
- 3.3 V和1.2 V电源
- 双流运行的低功率<235 mW
- 小尺寸包装
- 低成本物料清单
- 数字有线电视机顶盒
- 电缆网关
- Docsis 3.0电缆调制解调器