ORSO42G5和ORSO82G5-2FN680C支持无时钟高速接口,用于板上或背板上的设备间通信。ORSO42G5和ORSO82G5-2FN680C的内置时钟恢复允许更高的系统性能,更容易在多板系统中设计时钟域,并且背板上的信号更少。网络设计者将受益于将背板收发器用作网络终端设备。姐妹设备ORT42G5和ORT82G5支持8b/10b编码/解码和10 Gbit以太网(XAUI)和光纤通道的链路状态机。ORSO42G5和ORSO82G5-2FN680C执行SONET数据加扰/解扰、简化的SONET成帧、有限的传输头上传输(TOH)处理,以及将网络端接至专有系统的可编程逻辑。ORSO42G5和ORSO82G5-2FN680C中的单元处理功能使其成为高速背板上任何专有数据格式的设备接口的理想选择。对于非SONET应用程序,所有SONET功能都对用户隐藏,不需要事先的网络知识。ORSO42G5和ORSO82G5-2FN680C与ORT42G5及ORT82G5器件完全引脚兼容。
特色
•0.6 Gbps至2.7 Gbps的高速SERDES可编程串行数据速率。
•每个接收信道的异步操作(每个信道单独的PLL)。
•传输预加重(可编程),提高接收数据的清晰度。
•提供10 Gbps背板接口至交换机结构,使用四个工作端口,使用ORSO82G5,四个保护2.5 Gbit/s链路。还支持速率在0.6 Gbps和2.7 Gbps之间的端口卡。
•允许SONET网络终端的广泛应用,以及用于高速背板数据传输的通用数据移动。
•一般应用中不需要SONET/SDH知识。只需提供数据(75MHz-168.75MHz时钟)和至少一个单帧脉冲。
•高速接口(HSI)功能,用于无外部时钟的时钟/数据恢复串行背板数据传输。
•四通道或八通道HSI功能为每个通道提供2.7 Gbps串行用户数据接口,总芯片带宽>10Gbps或>20 Gbps(全双工)。
•SERDES具有低功耗CML缓冲器,支持1.5V/1.8V I/O。
•一旦基准时钟恢复到正常工作状态,SERDES HSI自动从时钟丢失中恢复。
•基于每个信道的SERDES HSI接收机和/或发射机的断电选项。
•能够在具有相同参考时钟的信道之间混合半速率和全速率。
•能够用自己的参考时钟独立地配置每个SERDES块。
•SONET模式下的STS-48帧。
•SONET加扰器/解扰器、A1/A2插入以及B1生成和检查的可编程启用。
•插入和检查链路分配值,以便于背板的互连和调试。
•丢失帧期间可选的AIS-L插入。
•可选RDI-L插入,以指示远程远端缺陷,以实现维护功能。
•SPE信号标记SONET模式下的有效载荷字节。
•跨多个ORSO42G5和ORSO82G5设备的机架对齐,用于STS的工作/保护切换-
768/STM-256及以上费率。
•支持透明模式,其中传输头上(TOH)字节由用户在FPGA中生成。
•支持两种带内管理和配置模式,通过嵌入式内核提取/插入TOH字节。可以独立地启用A1/A2和B1插入。
–AUTO_SOH,其中嵌入内核插入A1/A2成帧字节,执行B1计算并插入B1字节。在透明模式下,所有其他字节都从FPGA逻辑中原样传递。
–AUTO_TOH,其中所有开销字节由嵌入式内核设置。大多数字节设置为零。在接收端,除设置为非零值的字节外,可以忽略所有TOH字节。
•用于系统调试的可选A1/A2损坏、B1字节损坏和K2字节损坏。
•内置边界扫描(IEEE®1149.1和1149.2 JTAG),包括SERDES接口。
•FIFO通过所有八个通道(仅限ORSO82G5)、四个通道组或两个通道组对齐输入数据。还提供了旁路对准FIFOs的可选能力,用于通道之间的异步操作。(每个通道包括其自己的恢复时钟和帧脉冲)