HES-US-440–SoC/ASIC原型和仿真
HES-US-440板提供了Xilinx Virtex UltraScale XCVU440 FPGA与Xilinx Zynq-7000主机模块的独特组合。Zynq-7000采用ARM双核Cortex-A9 CPU,便于为设计构建独立的板载测试台。它已针对高达2600万门的中型ASIC的高速物理原型设计和仿真进行了优化,估计FPGA利用率为60%或最大的FPGA设计。由于集成了几个振荡器、可编程时钟合成器和交叉点开关多路复用器,设计非常精确的时钟块提供了5条全局时钟线和扩展的配置选项。该板包含两个连接到UltraScale FPGA的独立SO-DIMM插槽,可提供高达64 GB的DDR4内存,以及两个RLDRAM3模块,该模块具有类似SRAM的低延迟接口,总容量为1152 Mb。四个外部独立存储器提供高带宽存储资源,适用于除物理原型之外的许多高性能计算(HPC)应用。该板还可以重复用于HES仿真应用,如仿真加速、电路内仿真或与虚拟平台和模型的混合协同仿真。
- 零件编号:他
- 设备购买:点击在这里联系客服获取相关信息!
HES-US-440板提供了Xilinx Virtex UltraScale XCVU440 FPGA与Xilinx Zynq-7000主机模块的独特组合。Zynq-7000采用ARM双核Cortex-A9 CPU,便于为设计构建独立的板载测试台。它已针对高达2600万门的中型ASIC的高速物理原型设计和仿真进行了优化,估计FPGA利用率为60%或最大的FPGA设计。由于集成了几个振荡器、可编程时钟合成器和交叉点开关多路复用器,设计非常精确的时钟块提供了5条全局时钟线和扩展的配置选项。该板包含两个连接到UltraScale FPGA的独立SO-DIMM插槽,可提供高达64 GB的DDR4内存,以及两个RLDRAM3模块,该模块具有类似SRAM的低延迟接口,总容量为1152 Mb。四个外部独立存储器提供高带宽存储资源,适用于除物理原型之外的许多高性能计算(HPC)应用。该板还可以重复用于HES仿真应用,如仿真加速、电路内仿真或与虚拟平台和模型的混合协同仿真。
主要功能和优点
- 与Aldec高性能模拟器Active HDL或Riviera PRO的成本效益捆绑包
- 用于加速和仿真验证模式的原型硬件重用
- 卓越的质量得到业界领先的1年保修
- 公牛4倍
- 高清多媒体接口(High Definition Multimedia Interface)
- 撒旦
- USB 3.0、2.0、UART/USB、USB OTG
- 千兆以太网
- 质量保证计划+
- 2个PCIe x8
- 4个FMC HPC
- 2条全局长度对齐的时钟线
- 7x全局可配置时钟块,具有低偏斜时钟线
- 2个RLDRAM3,总容量1152 Mb
- 2个DDR4 SO-DIMM
- 主机FPGA:Zynq-7000 XC7Z100
- 主FPGA:Virtex UltraScale XCVU440
包装物件清单 (含配件)
- 诊断测试套件
- 用于板配置和管理的HES Proto AXI软件
- HES-US-440板,带Xilinx®Virtex®-UltraScale XCVU440 FPGA
- 支持Proto AXI的可选嵌入式Linux映像
- 可选HES-DVM软件,用于启用仿真和仿真加速
- 可选Proto-AXI接口,高速PCIe到AMBA AXI桥接
- 板接口参考设计